2022-11-05 / 最終更新日時 : 2022-11-04 admin FPGA Applying the Tiny Matrix Extension to ML Inference Luffcaでは、省リソースで行列積演算を高速化するRISC-Vプロセッサを用いて、ML(Machine Learning)モデルの推論を高速化しました。
2022-09-10 / 最終更新日時 : 2023-01-25 admin FPGA Tiny Matrix Extension using RISC-V Custom Instructions Luffcaでは、RISC-Vのカスタム命令を用いて行列積演算を高速化するプロセッサを開発し、FPGAボードに実装して性能を評価しました。
2022-07-02 / 最終更新日時 : 2022-07-03 admin FPGA Building an ML Processor using CFU Playground (Part 3) Luffcaでは、RISC-Vのカスタム命令を活用してMobileNetV2の推論を5.5倍高速化するML(Machine Learning)プロセッサを作成しました。
2022-05-21 / 最終更新日時 : 2022-12-10 admin FPGA Running 32-bit Linux on FPGAs with RISC-V Out-of-Order Core Luffcaでは、Digilent社のFPGAボード用にRISC-V Out-of-Order CoreであるNaxRiscvのSoCのゲートウェアを作成し、32-bit Linuxを実行することに成功しました。
2022-05-07 / 最終更新日時 : 2022-08-21 admin FPGA Building an ML Processor using CFU Playground (Part 2) Luffcaでは、RISC-Vのカスタム命令を活用してKeyword Spottingモデルの推論を8.9倍高速化するML(Machine Learning)プロセッサを作成しました。
2022-03-05 / 最終更新日時 : 2022-08-21 admin FPGA Building an ML Processor using CFU Playground (Part 1) Luffcaでは、RISC-Vのカスタム命令を活用してPerson Detection int8モデルの推論を5.6倍高速化するML(Machine Learning)プロセッサを作成しました。
2021-11-06 / 最終更新日時 : 2022-12-09 admin FPGA Building a RISC-V computer on an Arty A7-35T FPGA board with SaxonSoc Luffcaでは、X Window System(X11)が動作するRISC-Vコンピュータを、SaxonSocを使用して、Digilent社のFPGAボードのArty A7-35T上に構築しました。
2021-10-09 / 最終更新日時 : 2021-10-12 admin FPGA Running 32-bit RISC-V Zephyr in LiteX/VexRiscv on Qmtech Wukong Board Luffcaでは、LiteX/VexRiscvを用いて32-bit RISC-V SoCを構成し、Qmtech社のFPGAボードのWukongボードで、リアルタイムOSのZephyrを実行することに成功しました。また、Digilent社のFPGAボードのArty A7-35Tでも、同様に成功しています。
2021-09-11 / 最終更新日時 : 2021-10-12 admin FPGA Running 64-bit RISC-V Linux in LiteX/Rocket on Arty A7-35T Luffcaでは、LiteX/Rocketを用いてSoCを構成し、Digilent社のFPGAボードのArty A7-35T上で、64-bit RISC-V Linuxを実行することに成功しました。また、Qmtech社のFPGAボードのWukongボードでも、同様に成功しました。
2021-08-14 / 最終更新日時 : 2022-12-09 admin FPGA Running 32-bit RISC-V Linux with Octa-core SMP in LiteX/VexRiscv on Qmtech Wukong Board Luffcaでは、Qmtech社のFPGAボードのWukongボード上に、LiteX/VexRiscvを用いて、8コア + FPU + AESを備えたSoCを構成し、32-bit RISC-V Linuxを実行することに成功しました。